bg-header

Processeurs de signaux et logique programmable

6 ECTS ELE119

Nombre de crédits
6 ECTS

Durée de la formation
60 heures

Modalité
-

objectifs de la formation

• Compléter sa formation en électronique numérique.

• Programmer un processeur de signal (DSP) en C et en assembleur, pour réaliser des traitements en temps réel.

• Connaître les outils et les techniques de programmation de différents composants logiques programmables, principalement les FPGA, ainsi que les bases du langage VHDL.

compétences et débouchés

Information non disponible, pour plus d'information veuillez contacter le cnam

prérequis

Avoir un niveau bac + 2, posséder des connaissances en électronique numérique combinatoire et séquentielle, en traitement de signal, en assembleur sur microprocesseur et avoir déjà utilisé un langage évolué tel que Basic, Fortran, C, Pascal...

programme de la formation

ELE119 est composée aux 2/3 de travaux pratiques.
Processeur des signaux (DSP)


• Architecture des DSP, différences par rapport aux microprocesseurs

• Chaîne d'acquisition et de traitement du signal,

• Programmation en virgule fixe, notions d'optimisation et de profiling

• Le DSP Texas TMS320C6713 : architecture, carte de développement, outil de développement (Code Composer)

• Mise en œuvre de filtrages numériques, synthèse directe de fréquence, modulation et démodulation en prenant en compte les contraintes temps réels.

• Découverte et utilisation de Code Composer.


Logique programmable


• Les familles de circuits logiques programmables (PROM, PAL, EPLD, FPGA).

• La technologie propre à chaque famille.

• Les performances et les domaines d'utilisation.

• Les outils de travail :

• Saisie de schéma

• Synthèse logique et langage VHDL

• Simulation fonctionnelle et dynamique

• Implémentation du circuit et test

• Usage des outils XILINX.

diplôme(s) associé(s)

Information non disponible, pour plus d'information veuillez contacter le cnam

Méthodes pédagogiques

Modalité Présentiel

Les cours en présentiel : ils ont lieu en présence des élèves et de l’enseignant dans un centre Cnam :

  • hors temps de travail (HTT)c'est à dire le soir (souvent à partir de 18h30) ou le samedi,
  • en journée (au rythme d'un cours par semaine ou bien de quelques journées bloquées dans le semestre).

Aucun cours n’est enregistré ni diffusé via Internet. La présence physique des élèves est nécessaire.

Les examens se déroulent exclusivement dans le centre Cnam où se déroulent les cours.

Modalité Hybride

La modalité hybride est une combinaison entre :

  • des regroupements en salle à présence physique indispensable (non diffusés via Internet et non enregistrés),
  • des webconférences régulières à présence fortement conseillée,
  • des activités distantes via la plateforme d’enseignement à distance pouvant prendre la forme de :
    • la mise à disposition de ressources pédagogiques formalisées (cours magistraux : notions et concepts),
    • des travaux à réaliser tutorés (activités pédagogiques : exercices, cas, lectures, rédaction de notes, de dossiers qui font écho aux ressources pédagogiques et/ou aux activités réalisées dans le cadre des regroupements physiques, forums …),
    • des travaux personnels non tutorés.

Modalité Foad

La modalité Foad est parfaitement adaptée à votre disponibilité :

  • des webconférences régulières à présence indispensable (accessibles en direct via internet, enregistrées pour visualisation en différé),
  • des activités distantes via la plateforme d’enseignement à distance pouvant prendre la forme de :
    • la mise à disposition de ressources pédagogiques (cours, exercices, cas),
    • des travaux à réaliser tutorés via la plateforme d’enseignement à distance,
    • des travaux personnels non tutorés.

méthode d'évaluation

ELE119 est composée aux 2/3 de travaux pratiques. Les 4 séances de regroupement obligatoires servent à valider sur maquette FPGA/DSP les TP réalisés en simulation à la maison.

Il y a 2 séances à la fin de la partie FPGA et 2 séances à la fin de la partie DSP. Un examen théorique d'environ une heure est organisé à la fin de chaque partie FPGA/DSP.

Equivalences, passerelles & suite de parcours

En savoir plus sur les équivalences, passerelles & suite de parcours

financez votre formation

En savoir plus sur nos modes de financement


Mis à jour le : 17-11-2024
S'inscrire !